Questões de Eletrônica Digital na Engenharia Eletrônica (Engenharia Eletrônica)

Limpar Busca

Os sistemas de comunicações digitais são sistemas que utilizam os mais diversos meios de transmissão (cabos, fibras ópticas, ar, vácuo) e carregam as mais variadas informações. Sistemas de transmissões, como o rádio, TV digital e os modems, entre outros, utilizam a modulação para modificar o espectro do sinal a ser transmitido. A modulação em amplitude AM consiste em modificar a amplitude da onda portadora para transmitir a informação. Considerando os sinais modulante m(t) = 5cos (2000πt) V e portadora m(t) = 4cos (40π x 103 t) V, e assumindo a modulação AM-DSB, qual é o índice de modulação μM e a largura de banda BAM?

  • A μM = 1,25 e BAM = 2000 Hz 
  • B μM = 1,25 e BAM = 4000 Hz 
  • C μM = 0,8 e BAM = 2000 Hz 
  • D μM = 0,8 e BAM = 4000 Hz 

Considere um conversor digital-analógico (DAC) utilizando uma rede R2R com uma resolução de 8 bits e uma tensão de referência de 5V. A tensão de saída para uma entrada digital de 11001100, será

  • A 0,99 V.
  • B 1,99 V.
  • C 3,98 V.
  • D 4,49 V.
  • E 5,00 V.

Sejam P, Q e R os números de 4 bits indicados no circuito da figura a seguir, em que se encontram um somador convencional de 4 bits, com entrada de um bit de transporte (Cin) e dois bancos de inversores INV1 e IVN2. 

Imagem relacionada à questão do Questões Estratégicas


É correto afirmar que 

  • A R = P – Q.
  • B R = Q – P – 1.
  • C R = Q – P + 1.
  • D R = P – Q – 1.
  • E R = P – Q + 1.

Deseja-se realizar uma avaliação preliminar do funcionamento de um conversor A/D. Considere que o conversor é de 12 bits, com uma resolução de 4mV, sendo o bit mais significativo reservado para a sinalização, dado que a saída em hexadecimal do conversor foi '0C8' e que o conversor A/D está operando corretamente.  

O valor esperado da tensão na entrada do conversor e o valor aproximado da maior tensão positiva que o conversor pode representar, estão, respectivamente, entre 

  • A 0,2V e 4,1V.
  • B 0,4V e 8,2V.
  • C 0,4V e 16,4V.
  • D 0,8V e 8,2V.
  • E 0,8V e 16,4V.
Imagem relacionada à questão do Questões Estratégicas

Após um pulso de CLR em nível baixo e mais de 30 pulsos de CLK, sem que ocorra novo pulso de CLR, o estado QBQA do circuito da figura acima, composto por dois flip-flops, dois inversores e mais uma porta lógica, ficará 
  • A alternando entre 01 e 10.
  • B alternando entre 00 e 11.
  • C estabilizado em 01.
  • D estabilizado em 10.
  • E alternando entre as 4 combinações possíveis de QBQA.